분류 전체보기 (45) 썸네일형 리스트형 Ferrite Bead (페라이트 비드) Ferrite Bead는 인덕터와 저항이 결합된 부품으로 주파수에 따라 임피던스 값이 달라지는 소자이다. 인덕터는 주파수가 커질수록 임피던스 값이 커지기 때문에 이 부품이 고주파를 차단하는데 용이하다. 이러한 특성으로 인해 전원부와 IC 사이에 배치하여 전원부의 노이즈가 IC에 영향을 미치는 것을 방지하기도 한다. ByPassCapacitor (바이패스 커패시터) H/W 설계를 하다보면 전원부에 bypasscapacitor를 배치하는 경우가 있다. 이를 배치하는 이유는 크게 1. 전압의 안정화2. 노이즈 제거 의 목적이 있다. 가끔 큰 용량의 capacitor 하나를 배치하는 대신 각기 다른 용량을 가진 capacitor를 배치하는 경우가 있는데 이는 다양한 주파수의 노이즈를 제거하기 위함이다. 따라서 bypasscapacitor를 배치할 때는 datasheet를 참조하되 이러한 부분도 고려하여 설계를 해야 한다. 런닝 시작하기 요새 퇴근하고 공부를 하려는데 체력이 딸려서 쉽게 포기하게 되는 것 같다. 그래서 일단 일주일에 3번씩 집 근처에서 런닝을 하는 것을 목표로 런닝화를 충동구매했다. 한 번에 3km라도 달리고 일주일에 3회 이상 여기에 인증하는 것이 목표이다! RS-485 MAX13487E Datasheet 정리 6 Applications Information 128 Transceivers on the Bus표준 RS-485 수신기의 입력 임피던스는 (1-unit load 당) 12kΩ이고 표준 드라이버는 최대 32-unit load 까지 구동할 수 있다. MAX13487E/MAX13488E는 1/4-unit load 수신기 임피던스 (48kΩ)를 가지고 있고 하나의 통신 회선에 최대 128개의 송수신기를 병렬로 연결할 수 있다. 이러한 장치들의 모든 조합 뿐만아니라 32 unit load 이하의 다른 RS-485 송수신기는 통신선에 연결될 수 있다. Reduced EMI and ReflectionsMAX13487E는 감소된 slew-rate 드라이버가 있어 EMI를 최소화하고 적절하지 않은 종단 케이블에 의한 반사.. H/W 설계 시 유의 사항 H/W를 설계할 때 가장 중요한 파트는 당연 POWER단이다. POWER에서의 설계가 잘못되면 디버깅을 하고자 아무리 점퍼선을 날려도 해결이 안되는 경우가 많아 보드를 다시 제작하는 수 밖에 없다. POWER를 설계하기 전 먼저 고려해야할 부분은 만들고자 하는 제품의 사양이다. 해당 제품이 어디까지의 입력을 받아 작동하는지, 내부의 IC들은 얼마의 전압을 사용하는가를 우선 정하고 설계를 시작해야 한다. 이를 고려하지 않고 단순히 Datasheet의 Application Note만을 보고 설계를 하는 경우 설계 중간에 필요한 전압을 사용할 수 없어 IC를 다시 선정해야 하는 등의 문제가 발생하여 처음부터 설계를 해야할 수도 있다. 그 다음으로 생각할 부분은 최대한 깨끗하고 안정적인 전압을 공급할 수 있도.. RS-485 MAX13487E Datasheet 정리 5 ±15kV ESD Protection모든 Maxim 장치들과 마찬가지로, ESD-보호 구조는 취급 및 조립 중에 발생할 수 있는 전자기 방전으로부터 보호하기 위해 모든 핀에 통합되어 있다. MAX13487E/MAX13488E의 드라이버 출력과 수신기 입력에는 정전기에 대한 추가 보호 기능이 있다. Maxim의 엔지니어들은 이러한 핀을 손상없이 ±15kV의 ESD로부터 보호하기 위해 최첨단 구조를 개발했다. ESD 구조는 정상 작동, 종료, 꺼짐 등 모든 상태에서 높은 ESD를 견뎌낸다. ESD 이벤트 이후에도 MAX13487E/MAX13488E는 래치 업이나 손상 없이 계속 작동한다.ESD 보호는 다양한 방법으로 확인할 수 있다. MAX13487E/MAX13488E의 송신기출력 및 수신기 입력은 다음 한.. RS-485 MAX13487E Datasheet 정리 4 Hot-Swap Capability Hot-Swap Inputs회로 기판이 이미 전원이 공급된 상태인 백플레인에 삽입될 때, 데이터 버스에서 차동 신호 교란은 데이터 에러를 야기할 수 있다. 최초 회로 기판의 삽입 시, 데이터 통신 프로세서는 자체적인 power-up 시퀀스를 거친다. 이 기간 동안 프로세서의 논리 출력 드라이버는 높은 임피던스 상태이며 이러한 장치들의 DI 및 /RE 입력을 정의된 논리 레벨로 구동할 수 없다. 프로세서 논리 드라이버의 고 임피던스 상태에서 최대 ±10uA의 누설 전류로 인해 송수신기의 표준 CMOS의 활성화 입력이 잘못된 논리 레벨로 이동할 수 있다. 또한, 기생 회로 기판 커패시턴스는 VCC 또는 GND를 enable 입력에 연결시킬 수 있다. Hot-swap 기능 .. RS-485 MAX13487E Datasheet 정리 3 Detailed DescriptionRS-485/RS-422 통신용 반이중, 고속 송신기 MAX13487E/MAX13488E는 하나의 드라이버와 하나의 수신기로 구성되어 있다. MAX13487E/MAX13488E는 오류 데이터 전송 없이 라인 삽입을 허용하는 hot-swap 기능을 탑재하고 있다 (Hot-Swap Capability 부분 참고). MAX13487E는 낮은 slew-rate 드라이버들을 사용하여 EMI를 최소화하고 적절핮 ㅣ않은 종단 케이블에 의한반사를 줄여 최대 500kbps까지 오류 없이 송수신을 가능하게 한다. MAX13488E 드라이버의 slew rate는 제한이 없어 최대 16Mbps의 데이터 처리가 가능하다. AutoDirection CircuitryMAX13487E/MAX134.. 이전 1 2 3 4 5 6 다음